Willkommen! Einloggen Ein neues Profil erzeugen

erweitert

Neu: Übungsblatt 4

Neu: Übungsblatt 4
22.11.2012 15:14:21
Hallo,

das 4. Übungsblatt steht jetzt zum Download bereit.

Das Übungsblatt enthält eine Programmieraufgabe zu VHDL. Ein mögliches "Grundgerüst" für den VHDL-Code kann über die Vorlesungswebseite unter dem Punkt Vorlesungsmaterial/Hilfsmaterial/VHDL-Dateien (http://abs.informatik.uni-freiburg.de/src/teach_material.php?id=130) mit den üblichen Zugangsdaten heruntergeladen werden.

Ein (freiwilliger) Teil des Übungsblatt beschäftigt sich mit dem Open-Source-VHDL-Simulator "ghdl" (http://ghdl.free.fr/), der für gängige Betriebssysteme zur Verügung steht.

Fragen dazu dürfen natürlich gerne im Forum gestellt werden.

Grüße
Florian Pigorsch
tbk
Re: Neu: Übungsblatt 4
26.11.2012 23:28:07
Hallo,

auf den Übungsblatt ist der 27.11 als Abgabetermin angegeben! Ist das Korrekt,
oder wie immer am Donnerstag?

Gruß
Tamas
Re: Neu: Übungsblatt 4
27.11.2012 08:08:53
tbk schrieb:
-------------------------------------------------------
> auf den Übungsblatt ist der 27.11 als
> Abgabetermin angegeben! Ist das Korrekt,
> oder wie immer am Donnerstag?

Oh, das ist tatsächlich ein Fehler! Abgabe ist natürlich wie immer am Donnerstag.

Ich habe eine korrigierte Version hochgeladen.

Danke für den Hinweis
Florian
ge2
vhdl simulieren
27.11.2012 10:01:37
hallo,
kann man auch Quartus benutzen, aber das Testbenchdatei sieht dort anders aus.
danke
Re: vhdl simulieren
27.11.2012 10:38:20
Ich weiß nicht genau, wie sich eine Quartus-Testbench von einer Testbench, wie sie in der Vorlesung vorgestellt wurde, unterscheidet. Die Testbench sollte eine "normale" VHDL-Entity sein, die für alle möglichen Eingaben prüft, ob der Vergleicher das korrekte Ergebnis lliefert (siehe unvollständige Beispiel-Implementierung unter [abs.informatik.uni-freiburg.de]).
Das ganze darf natürlich auch mit Quartus erstellt werden.
Re: Neu: Übungsblatt 4
28.11.2012 12:28:42
Hallo,

Soll man im Übungsportal als Abgabe die vhdl-Datei hochladen oder erst in eine PDF-Datei umwandeln?
Re: Neu: Übungsblatt 4
28.11.2012 12:50:34
Geschickter wäre es als VHDL-Datei.
tbk
Re: Neu: Übungsblatt 4
28.11.2012 23:17:56
reicht es einen Testbench zu schreiben der alle Möglichkeiten ausprobiert, so dass man
sich das Ergebnis über ein vcd-File und gtkwave anschauen kann, oder muss man
den Testbench so schreiben, dass es eine gescheite Ausgabe produziert ( assert, report usw.)

Gruß
Tamas



2 mal bearbeitet. Zuletzt am 28.11.2012 23:25 von tbk.
Re: Neu: Übungsblatt 4
29.11.2012 07:51:37
Es ist eine "gescheite Ausgabe" (also vor allem "assert") gefordert.

Hintergrund: Bei einem 4-Bit-Vergleicher gibt es 2^4*2^4 verschiedene zu testende Inputmuster. Die alle manuell im Waveform-Viewer anzuschauen und zu überprüfen ist kaum machbar. Also ist hier ein automatisches Verfahren gefragt.
Sorry, Sie haben nicht die erforderliche Berechtigung, um in diesem Forum zu schreiben.